dc.contributor.advisor | Cancelas Caso, José Antonio | |
dc.contributor.advisor | Poggi, Tomaso | |
dc.contributor.author | Nortes Pollos, Alejandro | |
dc.date.accessioned | 2019-02-20T17:20:01Z | |
dc.date.available | 2019-02-20T17:20:01Z | |
dc.date.issued | 2019-02-08 | |
dc.identifier.uri | http://hdl.handle.net/10651/50420 | |
dc.description.abstract | El objetivo principal de este proyecto es la construcción de un modelo, basado en performance monitoring counters, que permita estimar el consumo del procesador ARM Cortex-A9. Como plataforma de trabajo se usará la placa ZC7002 de Xilinx, que tiene dicho procesador integrado en la placa. En concreto en el System-on-Chip (SoC) Zynq 7000 de Xilinx. | spa |
dc.description.sponsorship | IK4-IKERLAN | spa |
dc.format.extent | 81 | spa |
dc.language.iso | spa | spa |
dc.relation.ispartofseries | Máster Universitario en Ingeniería de Automatización e Informática Industrial | |
dc.rights | CC Reconocimiento - No comercial - Sin obras derivadas 4.0 Internacional | |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | |
dc.subject | Perfomance monitoring Counters | spa |
dc.subject | Power Modeling | spa |
dc.subject | Xilinx | spa |
dc.subject | ARM | spa |
dc.subject | Sistemas embebidos | spa |
dc.subject | Sistemas empotrados | spa |
dc.title | Power modeling with performance monitoring counters of a Zynq platform | spa |
dc.type | master thesis | spa |
dc.rights.accessRights | open access | |